Haz una pregunta
  Foros de Electrónica » Diseño analógico » Diseño de circuitos en general
Foros Registrarse ¿Olvidaste tu contraseña?

Temas similares

10/12/2013 #1


Problema con Sample And Hold
Hola a todos electronicos y protonicos.

Necesito hacer un circuito de tipo sample and hold para una conversion analogo-digital, la idea es en realidad un conversor de tiempo a digital, para ello se usa un integrador como un conversor de tiempo a amplitud y luego un A/D. Posteo aqui por que mi duda radica en la parte analogica del asunto.

Una explicación de lo anterior (Stephan Henzler Time-to-Digital Converters):

tac.png

Este es mi circuito:

tac2.png

El problema es que el capacitor (es de 470pF de mica) no retiene el voltaje por mucho tiempo, segun lo que puede observar en el osciloscopio le toma unos 8 ms descargarse en la clasica forma exponencial.

Mi pregunta es, como debo hacer para asegurar una lectura correcta en el ADC? esta deberia ser el voltaje pico que alcanza el capacitor y no el voltaje en plena descarga o ya descargado por completo...

Gracias.
11/12/2013 #2


Creo que ya lo solucioné (aun no he probado a profundidad) agregando un buffer.
Respuesta
¿Tienes una mejor respuesta a este tema? ¿Quieres hacerle una pregunta a nuestra comunidad y sus expertos? Registrate

Buscar más temas sobre:
Lupa Diseño de circuitos en general

Alarmas, temporizadores, acondicionadores de señal...

Cerrar
Foros de Electrónica » Diseño analógico » Diseño de circuitos en general

Powered by vBulletin® Version 3.8.4
Copyright ©2000 - 2017, Jelsoft Enterprises Ltd.
Search Engine Optimization by vBSEO ©2011, Crawlability, Inc.