Haz una pregunta
  Foros de Electrónica » Diseño digital » Circuitos lógicos combinacionales y secuenciales
Foros Registrarse ¿Olvidaste tu contraseña?

Temas similares

15/03/2015 #1


Circuito NAND con dos entradas
Buenos dias, tengo el siguiente problema:
Debo obtnener el circuito con NAND de dos entradas, sin embargo
no se como obtener la parte final de este:
Alguien sabe como sumar los tres productos usando solo NAND de dos entradas?
15/03/2015 #2

Avatar de pandacba

Si aplicas la simbologia de lo que re presenta una compuerta y haces la suma binaria sabras que se obtiene y determinaras la forma de la salida.
Cuando a un alumno se le da un ejercicio de ese tipo previamente se le explico como es el proceso, pero si alumno falta a clases o esta en otra mientras se explica, aca no podemos suplir eso es decir no podemos hacer tu tarea.
Es muy simple el no saberlo afirma lo que digo más arriba
15/03/2015 #3


una de 3 o no pusiste atencion y no entraste a clases (o como a la gran mayoria le pasa) o se te dificulta aprender estos menesteres, ademas nadie nace sabiendo y no todos comprendemos ala primera, pero te adjunto tu tarea no se si este bien, pero puedes hacer la tabla de verdad , y por la expresion BC'+C'D+AD si lo analizas BC' es una compuerta and con una entrada negada(C')--- luego C'D s otra compuerta and con la entrada negadaC' y la tercera AD es una compuerta AND y despues sumas esas tres expresiones osea usas una OR de tres entradas. te adjunto la simulacion analizala.
Imágenes Adjuntas
Tipo de Archivo: jpg simulacion.jpg (85,4 KB (Kilobytes), 21 visitas)
Archivos Adjuntos
Tipo de Archivo: rar HACIENDO TU TAREA.rar (11,4 KB (Kilobytes), 6 visitas)
15/03/2015 #4

Avatar de chclau

proteus7 dijo: Ver Mensaje
una de 3 o no pusiste atencion y no entraste a clases (o como a la gran mayoria le pasa) o se te dificulta aprender estos menesteres, ademas nadie nace sabiendo y no todos comprendemos ala primera, pero te adjunto tu tarea no se si este bien, pero puedes hacer la tabla de verdad , y por la expresion BC'+C'D+AD si lo analizas BC' es una compuerta and con una entrada negada(C')--- luego C'D s otra compuerta and con la entrada negadaC' y la tercera AD es una compuerta AND y despues sumas esas tres expresiones osea usas una OR de tres entradas. te adjunto la simulacion analizala.
Linda solucion pero podes simplificar de la misma seis compuertas, una NAND como inversor luego de otra NAND como inversor es... un cable
15/03/2015 #5


Anyway
Gracias por la ayuda a todos, aunque deberían ser mas comprensivos. Después de todo, muchas veces no nos ponemos a pensar en las situaciones que viven los demás para poder estar al dia en la universidad.
Imágenes Adjuntas
Tipo de Archivo: jpg soyunignorante.jpg (43,2 KB (Kilobytes), 13 visitas)
15/03/2015 #6


chclau dijo: Ver Mensaje
Linda solucion pero podes simplificar de la misma seis compuertas, una NAND como inversor luego de otra NAND como inversor es... un cable
Porque es para una persona que se le dificulta , entonces hay q ue explicar lo mas facil posible.
15/03/2015 #7

Avatar de Dr. Zoidberg

proteus7 dijo: Ver Mensaje
Porque es para una persona que se le dificulta , entonces hay q ue explicar lo mas facil posible.
Y que se supone que hizo el mismo para resolverlo???
Es un ejercicio basico de algebra de Boole y de de Morgan...
Y es basico basico....
15/03/2015 #8


Dr. Zoidberg dijo: Ver Mensaje
Y que se supone que hizo el mismo para resolverlo???
Es un ejercicio basico de algebra de Boole y de de Morgan...
Y es basico basico....
Y que con eso? ,asi sea basico basico es una explicacion
15/03/2015 #9

Avatar de Dr. Zoidberg

Vos sabes bien cual es la politica del foro respecto a este tipo de consultas.
Respuesta
¿Tienes una mejor respuesta a este tema? ¿Quieres hacerle una pregunta a nuestra comunidad y sus expertos? Registrate

Buscar más temas sobre:
Lupa Circuitos lógicos combinacionales y secuenciales

Compuertas, flips flops, registros, PLDs, codificadores, contadores, multiplexores, ...

Cerrar
Foros de Electrónica » Diseño digital » Circuitos lógicos combinacionales y secuenciales

Powered by vBulletin® Version 3.8.4
Copyright ©2000 - 2017, Jelsoft Enterprises Ltd.
Search Engine Optimization by vBSEO ©2011, Crawlability, Inc.