Haz una pregunta
  Foros de Electrónica » Diseño digital » Circuitos lógicos combinacionales y secuenciales
Foros Registrarse ¿Olvidaste tu contraseña?

Temas similares

06/07/2008 #1


Contador descendente sincronico
Mi pregunta es como se tabulan los mismos, y como se saca el mapa k del mismo. , Favor decir como hacer el diagrama de biestado jk para un modulo 10
06/07/2008 #2


Ah eso lo acabo de ver en electrónica digital.
Necesitas usar la tabla de excitación del FF JK . Haces una tabla de tu diagrama de estados presente y futuro. Por ejemplo si quieres que sea ascendete y es módulo 10, entonces contará del 0 al 9. Si.. Y necesitarías 4 flip flops 2^4 son 16..

Haces una tabla más o menos así:

Estado presente Estado Futuro J3k3 j2k2 j1k1 j0k0
0000 0001
0001 0010
0010 0011
0011 0100

Y así hasta el 9.. entonces donde están las columnas j3,k3, etc ahí usarás la tabla de excitación del flip flop jk. Compararás bit con bit del estado presente y futuro. Y cuando llegues al 10 (osea en tu estado presente 1010) el estadof uturo lo mandarás a 0000.. Y también comparas bit con bit. Ya cuando tengas tu tabla. Entonces lo reduces por mapas de karnaugh. Cada entrada J3, luego k3 luego j2.. etc. Y lueeego ya que tienes todas tus ecuaciones, haces tu diagrama con los flip flops. Te recomiendo un 7476 o un 74112, son 2 flip flops por integrado.
Ah si cabe mencionar que tu contador será síncrono. La entrada de reloj es la misma para todos los flip flops.

Espero te haya servido mi explicación. Yo hice un contador módulo 13 descendente y un´módulo 8. Te anexo el documento espero t quede más claro
07/07/2008 #3


muchas gracias tengo un semestral hoy y eso no lo entendi aun gracias
23/05/2009 #4


no se ven la imagenes de el archivo adjunto
Respuesta
¿Tienes una mejor respuesta a este tema? ¿Quieres hacerle una pregunta a nuestra comunidad y sus expertos? Registrate

Buscar más temas sobre:
Lupa Circuitos lógicos combinacionales y secuenciales

Compuertas, flips flops, registros, PLDs, codificadores, contadores, multiplexores, ...

Cerrar
Foros de Electrónica » Diseño digital » Circuitos lógicos combinacionales y secuenciales

Powered by vBulletin® Version 3.8.4
Copyright ©2000 - 2017, Jelsoft Enterprises Ltd.
Search Engine Optimization by vBSEO ©2011, Crawlability, Inc.