Haz una pregunta
  Foros de Electrónica » Diseño digital » Circuitos lógicos combinacionales y secuenciales
Foros Registrarse ¿Olvidaste tu contraseña?

Temas similares

20/01/2014 #1


Me podrían explicar la siguiente tabla de verdad? (Flip-Flops)
Hola estoy entrando al uso de los circuitos biestables o flip-flops, sin embargo me topé con la siguiente tabla de verdad de un circuito biestable RS con compuertas NAND:

Estado Actual Estado Siguiente
R S Q Q+ Q+\'
0 0 0 1 1
0 0 1 1 1
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0

No entiendo a que se refiera la parte de estado actual de Q y estado siguiente de Q y Q\' (Q inversa)?
Por qué en la parte de estado sigueinte Q y Q\' tienen un signo +?

Por su atención y comprensión gracias. ...
20/01/2014 #2

Avatar de chclau

Supongo que el mas es para difernciar el estado futuro del actual.
S y R sin activos en bajo. Si R es cero y S es 1 la salida Q sera cero indpendientemente de su estado actual. Si S es 0 y R es 1 la salida sera activa. Si las dos son 1, la salida recuerda su estado anterior. las dos entradas en cero es una entrada prohibida.
Respuesta
¿Tienes una mejor respuesta a este tema? ¿Quieres hacerle una pregunta a nuestra comunidad y sus expertos? Registrate

Buscar más temas sobre:
Lupa Circuitos lógicos combinacionales y secuenciales

Compuertas, flips flops, registros, PLDs, codificadores, contadores, multiplexores, ...

Cerrar
Foros de Electrónica » Diseño digital » Circuitos lógicos combinacionales y secuenciales

Powered by vBulletin® Version 3.8.4
Copyright ©2000 - 2017, Jelsoft Enterprises Ltd.
Search Engine Optimization by vBSEO ©2011, Crawlability, Inc.