Memoria RAM 1K 8bits

#1
Hola! :D siempre con mis preguntas de diseño logico digital. En esta ocasión estoy interesado en utilizar un circuito de memoria de 1Kb que trae el circuit maker. Adjunto subo la imagen. He buscado documentacion y solo me aparecio una en portuguez y otra que no entendi que usaba buffers conectado al componente.

Supongo :rolleyes: que de A0 a A9 es para la direccion (2**10), IO0-IO7 es el byte almacenado de salida/entrada, WE escritura/lectura, y CS :confused: , busque la definicion de Chip select y no entendi.

Gracias por colaborar con esta consulta.. ;)
 

Adjuntos

#2
Efectivamente A0-9 es para la direccion, I0-7 son los datos, WE es la lectura, escritura y CS es para habilitar o deshabilitar la memoria....
 
#4
Claro... solo une entre si las lineas de direcciones y control, y coloca las lineas de datos por separado para formar un bus que vaya desde I0 hasta I31
 
#6
Mi chavooooo! tienes un errorsote de esos que acaban con compuertas y memorias quemadas!

Cuando le dices a la memoria que haga la lectura del dato guardado... se contrapone con las corrientes de las salidas de las and!

Me explico? si la memoria tiene un 0 en la salida y la compuerta and tiene un 1 en la salida... tienes un corto!

necesitas, un buffer con disable, como un 74ls244, para que cuando hagas la lectura de la memoria, desabilite las salidas de las and, y la memoria "tome el control" de las señales en el bus.

Si el circuito fuera real, te desearia suerte que todavia no estuvieran quemadas esas compuertas y la memoria.
 
Última edición:
#7
Gracias por la aclaración AWX... en realidad los de ingenieria en sistemas manejamos poco la electronica, estamos mas orientados al desarrollo de software.. y vemos estos temas de forma teorica, por eso estoy usando el simulador.. ;) si no ya hubiera gastado mis ahorros en compuertas jaja

Tengo una duda ..el 74ls244 tiene : Y1..Y4 son las salidas? Ia1..Ia4 entradas? y OE?
bueno yo conecte a Ia las salidas de los AND, Y a IO de la memoria .. va a asi la cosa??

Saludos y gracias nuevamente.
 
#8
bueno... no se como sea tu datasheet... pero si viene el diagrama interno, veras unos triangulitos... la punta del triangulito es la salida, y la parte plana es la entrada... si te fijan van alternados, entrada, salida, entrada, salida...

Tiene dos ouput enable, puentealas, ademas es una entrada invertida, es decir, la salida se habilita cuando esta en cero la entrada...
¿confuso?

el truco esta, que cuando quieras escribir en la memoria, WE = 1, en el 244 CE debe estar en 0
y cuando quieras leer, lo contrario, WE = 0, CE = 1.
 
#9
Ya arregle el error. y funciona para 8 bits, pero realmente no funciona como si estuviera en serie porque cuando, tenemos cuatro componentes de 1k. Funciona todo bien cuando usamos uno, pero al usar varios ya no. Sobreescribe los valores!! :cry: por favor danos ayuda con esto.

Disculpa, olvide adjuntar el archivo

Bueno la memoria de 8bits ya me lee y escribe ...
Bueno ahora estoy intentando usar en serie la memoria de 8bits para crear una memoria de 32bits (address de 32b, Data de 32b) aqui les envio como llevo el circuito, :cry:
que tengo malo??

saludos.

aqui esta el grafico ... :unsure:
 

Adjuntos

Última edición:
#10
Por su puesto te va a fallar, cuando direccionas una localidad con datos de 32 bits (no que la direccion sea de 32 bits) todos los bits deben de dar a la misma direccion, no es asi?
La forma como escribes y lees los datos es correcto, lo que debe poner todo en paralelo son las direcciones de todos los chips, para que leas la misma localidad en todos, no es asi?

Y el ancho del bus de direcciones, te lo da la cantidad de ram que tienes. (1k) entonces, usaras 10 bits.
 
#14
Bueno si me tarde un poco :LOL:

Lo bueno es que me funciono sin agregarle Hex displays ni Hexs Keys

En el .zip el primero no me funciona :confused: que en teoria es igual al segundo, el cual si funciona, solo que el I/O se muestra con leds logicos y la entrada con logics switch.

En el segundo grafico exportado no salieron algunos componentes, problema de Circuit maker... (n)
 

Adjuntos

Arriba