Buenos dias a todos, a ver si me podeis ayudar con el siguente problema:
Os pongo en situacion, es en una placa de inserccion, y tengo 2 unidades de 4 microswitches conectadas a un Multiplexor cuádruple de dos entradas (74157), las salidas de este multiplexor a 4 leds y un Comparador de dos números de 4 bits(7485),
me piden:
5.3. Lógica de conexión entre multiplexor y comparador
Diseñe la lógica necesaria entre el comparador y el multiplexor de forma que la salida
del multiplexor sea el mayor de los dos números.
Hay que diseñar la lógica más simple –simplificar todo lo que se pueda- que sea
capaz de generar la señal de control del multiplexor que le haga mostrar el número mayor de los dos. Las entradas de ese bloque lógico serán las salidas del comparador que sean
necesarias.
¿No bastaria con poner un demultiplexor a las salidas del comparador y la salida de este al selet del multiplexor?
Muchas gracias y un saludo
Os pongo en situacion, es en una placa de inserccion, y tengo 2 unidades de 4 microswitches conectadas a un Multiplexor cuádruple de dos entradas (74157), las salidas de este multiplexor a 4 leds y un Comparador de dos números de 4 bits(7485),
me piden:
5.3. Lógica de conexión entre multiplexor y comparador
Diseñe la lógica necesaria entre el comparador y el multiplexor de forma que la salida
del multiplexor sea el mayor de los dos números.
Hay que diseñar la lógica más simple –simplificar todo lo que se pueda- que sea
capaz de generar la señal de control del multiplexor que le haga mostrar el número mayor de los dos. Las entradas de ese bloque lógico serán las salidas del comparador que sean
necesarias.
¿No bastaria con poner un demultiplexor a las salidas del comparador y la salida de este al selet del multiplexor?
Muchas gracias y un saludo