Hola, tengo la siguiente duda:
El circuito que muestro es una interfaz simple para manejar una lámpara incandescente mediante una compuerta 74LS06 de colector abierto y un transistor. La lámpara se enciende cuando la entrada de la compuerta es alta y se apaga cuando es baja.
Bueno, quiero saber cómo puedo obtener el voltaje TP1 analíticamente, el cual está a la salida de la compuerta cuando la salida es baja y por qué motivo no es VDD-VBE o 0V (como la salida, en teoría, de la compuerta) y sí es 10,77V. ¿O se produce un efecto entre ambos voltajes generando los 10,77V? He leído bastante teoría y no logré encontrar ningun principio que me lo explicara.
Aquí el circuito en cuestión (click para agrandar):
Agradecido de antemano, me despido.
El circuito que muestro es una interfaz simple para manejar una lámpara incandescente mediante una compuerta 74LS06 de colector abierto y un transistor. La lámpara se enciende cuando la entrada de la compuerta es alta y se apaga cuando es baja.
Bueno, quiero saber cómo puedo obtener el voltaje TP1 analíticamente, el cual está a la salida de la compuerta cuando la salida es baja y por qué motivo no es VDD-VBE o 0V (como la salida, en teoría, de la compuerta) y sí es 10,77V. ¿O se produce un efecto entre ambos voltajes generando los 10,77V? He leído bastante teoría y no logré encontrar ningun principio que me lo explicara.
Aquí el circuito en cuestión (click para agrandar):
Agradecido de antemano, me despido.