asi es el tercer estado la compuerta pasa a alta impedancia, pero los resultados varian de acuerdo al integrado, por ejemplo el 74ls245 que es un buffer triestado, cuando esta en su triestado, todas las salidas estan a 1.5, lo cual para varios circuitos resultaria un problema, ya que para los ttl esto representa un 1 logico, y no solo los ttl, en varias practicas cuando estaba programando fpga se producian errores, pues no sabia que hacer si tomar como 1 o como 0 lo cual tambien es problema,
pero depende de que quieras tener en la salida, para eso puedes utilizar inversoras comunes despues de los triestados o simple dejarlo conectado asi solo