maunix:
Lo que decis es correcto. El seteo del Bit lógico C5, se hace a nivel de software, para poder utilizar el Bus de Datos de forma bidireccional. Sin activar este estado lógico, asi este configurado desde el bios en modo EPP, no es posible su utilizacion. El C5, indica que el LPT esta configurado en modo EPP (previamente) para poder LEER y ESCRIBIR en el Bus de Datos. Les recuerdo, el C5 es un bit lógico, no tiene salida por ningun pin. Existen ciertas formas de acceder a algunos Bios, de la misma forma en que se acceden a los puertos, yo no lo recomiendo, ya que si uno no posee el conocimiento adecuado generara permanentemente problemas de checksum.
Otro dato a tomar en cuenta, para quienes le interese, aqui explico como utilizar la Interrupcion del puerto paralelo, y todo su analisis:
https://www.forosdeelectronica.com/f26/interrupciones-puerto-paralelo-475/
Saludos.
Lo que decis es correcto. El seteo del Bit lógico C5, se hace a nivel de software, para poder utilizar el Bus de Datos de forma bidireccional. Sin activar este estado lógico, asi este configurado desde el bios en modo EPP, no es posible su utilizacion. El C5, indica que el LPT esta configurado en modo EPP (previamente) para poder LEER y ESCRIBIR en el Bus de Datos. Les recuerdo, el C5 es un bit lógico, no tiene salida por ningun pin. Existen ciertas formas de acceder a algunos Bios, de la misma forma en que se acceden a los puertos, yo no lo recomiendo, ya que si uno no posee el conocimiento adecuado generara permanentemente problemas de checksum.
Otro dato a tomar en cuenta, para quienes le interese, aqui explico como utilizar la Interrupcion del puerto paralelo, y todo su analisis:
https://www.forosdeelectronica.com/f26/interrupciones-puerto-paralelo-475/
Saludos.